Systemc 상표


페이지를 찾을 수 없습니다.


찾으려는 페이지가 제거되었거나 이름이 변경되었거나 일시적으로 사용할 수없는 것일 수 있습니다. 브라우저의 주소 표시 줄에 표시된 웹 사이트 주소의 철자와 형식이 올바른지 확인하십시오. 뒤로 버튼을 클릭하여 다른 링크를 시도하거나 아래 링크를 클릭하여 위의 영역 중 하나를 방문하십시오!


원하는 정보를 찾는데 도움이 필요하거나 도움이 필요하시면 지원 센터로 이동하십시오.


ISS 그룹은 전문가에게 전자 설계, 테스트 및 제조 도구 도구를 제공합니다. 이 회사는 스칸디나비아의 첨단 기술 기업에 천연 홈 기반을두고 스웨덴 스톡홀름에 위치하고 있습니다. 우리는 EU 시장 전체에 걸쳐 제품을 출하하고 지원하며 고객이 아시아 전역의 사이트를 제조하는 고객과 긴밀히 협력합니다. 전자 제품에는 경계가 없습니다!


상표 및 상표.


Synopsys의 상표, 서비스 마크, 로고 및 상표 (이하 "상표"라고 함)는 Synopsys의 귀중한 지적 재산입니다. Synopsys의 상표는 Synopsys가 허용하는 한도 내에서만 적절하게 사용되어야합니다. 다음의 지침은 Synopsys의 직원, 고객, 라이센스 제공자, 컨설턴트, 외부 공급 업체 및 기타 제 3 자에게 적용됩니다. Synopsys의 상표를 올 바르고 일관되게 사용하려면 다음 지침을 따르십시오.


1. 상표를 형용사로 사용하고 그 뒤에 명사 또는 동사가 아닌 일반 명사 (또는 포장과 같은 독립형 그래픽 요소)를 사용하십시오. 상표를 복수화하거나 소유욕을 행사하지 마십시오.


문장에서 상표를 삭제하면 문장이 여전히 의미가 있습니까? 그렇다면 사용이 적절합니다. 그렇지 않으면 상표 다음에 "소프트웨어", "도구", "라이브러리", "모델", "핵심"등과 같은 일반적인 단어를 추가해야합니다. 올바른 사용 예 : Synopsys의 DesignWare® 라이브러리를 사용하면 고객이 얻을 수 있습니다. . . 부적절한 사용 예 : DesignWare®를 사용하면 고객이 얻을 수 있습니다. . .


2. 상표에 적절한 기호 (예 : ® 또는 ™)를 표시하십시오.


특정 용도로 사용 된 상표의 최초 표시에는 해당 상표 기호가 와야합니다. 헤드 라인, 제목, 부제목, 다이어그램 또는 슬라이드 상단의 기호는 생략해도되지만 다음 번에는 해당 기호를 포함해야합니다. 예외 : Synopsys는 상표이지만 회사 이름이기도합니다. Synopsys를 회사 이름으로 언급 할 때 명사로 사용하고 ® 또는 ™ 기호를 사용하지 않아도됩니다 (예 : & quot; Synopsys에서 광범위하게 채택 됨). . . " 기호를 위 첨자 모드에서 사용할 수없는 경우 괄호 (즉, (TM), (SM) 또는 (R))를 사용하십시오. 아래의 현재 상표 목록을 참조하십시오.


3. Synopsys가 소유하고있는 상표 (및 해당 이름 인 제품)는 분명합니다.


올바른 사용 예 : 새로운 Synopsys HAPS® 하드웨어. . . . 부적절한 사용 예 : 새로운 HAPS® 하드웨어. . . .


4. 항상 상표의 완전하고 정확한 철자법을 사용하십시오. 상표 대신에 두문자어를 사용하지 마십시오. 상표를 하이픈 또는 간략하게 사용하지 마십시오.


5. 타사 제품 이름, 서비스 이름, 상표, 로고 또는 기타 회사 이름에 Synopsys의 상표 (로고를 포함하지 않음)를 통합하거나 결합 시키거나 Synopsys의 상표와 유사한 로고 또는 기타 마크를 채택하지 마십시오.


새로운 자습서 : IEEE 1800.2 소개.


DVCon 2017에서 발표 된 "IEEE 1800.2 소개 - UVM을위한 다음 단계"자습서에서는 IEEE 표준화 과정에서 UVM이 수행 한 IEEE 1800.2의 변경 사항을 검토합니다. 이 튜토리얼에서는 이러한 변경 사항이 기존 환경의 디버깅 및 재구성 방법을 비롯하여 기존 검증 환경에 미치는 영향을 검토함으로써 글로벌 IP 팀간에 검증 IP를 공유 할 수있는 능력을 향상시킵니다. 이 튜토리얼은 디자이너를위한 UVM RTL 애플리케이션으로 마무리됩니다. 자습서보기 & gt;


기타 최근 비디오 자습서는 다음과 같습니다.


이 튜토리얼에서는 합성 가능한 하위 세트 및 CCI 구성을 포함하여 SystemC 언어의 최신 발전을 검토하고 새로 부상하는 UVM-SystemC 표준을 적용하는 방법에 대해 설명합니다. 자습서보기 & gt; "다가오는 Accellera 표준으로 휴대용 자극 모델 만들기"


이 튜토리얼은 PSWG 멤버가 정의한 일련의 사용 예제를 활용하여 현재의 멀티 코어 디자인에서 직면 한 많은 공통적 인 문제를 해결하는 Portable Stimulus 표준의 주요 기능을 소개합니다. 자습서보기 & gt;


SystemC Verification 2.0.1 출시.


이제 SystemC Verification의 새 버전을 사용할 수 있습니다. 여기에는 SystemC 2.3.2 및 최신 컴파일러 버전에 관한 호환성 업데이트가 포함되어 있습니다. 여기에서 다운로드 & gt;


주요 이벤트.


2 월 26 일 ~ 2018 년 3 월 1 일


DVCon China.


DoubleTree by Hilton Shanghai-Pudong.


곧 등록이 시작됩니다!


우리의 메일 링리스트를 구독 해주세요:


참여하다.


최근의 사건.


11 월 뉴스 레터 이용 가능 SystemC 2.3.2 발표 - Gabe Moretti가 새로운 기사에서 워킹 그룹 리더들과 인터뷰 : "Portable Stimulus Standard 개발"공개 리뷰를 위해 출시 된 SystemRDL 2.0 스펙 - 공개 리뷰 용 Portable Stimulus 사양 다운로드 - 보도 자료 | Accellera가 후원하는 IEEE Get Program에서 무료로 다운로드 할 수있는 UVM 용 IEEE 1800.2를 지금 다운로드하십시오.


Accellera News.


추천 동영상.


최신 다운로드.


Accellera (accellera)의 트윗


로그인 / 등록.


사이트 내의 일부 다운로드 및 영역에 대한 액세스가 제한됩니다. 우리는 당신이 등록하고 로그인하는 것이 좋습니다.


보도 자료.


(서울 = 뉴스 와이어) 2006 년 6 월 9 일 - 반도체 설계 및 제조 분야의 소프트웨어 및 IP 전문 업체 인 Synopsys, Inc. (Nasdaq : SNPS)는 최근 비준 된 Open SystemC Initiative ) SystemC & trade; Innovator 및 DesignWare & reg;에서 TLM-2.0 표준; 시스템 레벨 라이브러리 제품. Synopsys는이 새로운 표준 개발에 적극적으로 동참하여 pre-silicon 임베디드 소프트웨어 개발을위한 가상 플랫폼 인프라로서 SystemC의 잠재력을 열었습니다. 설계자는 TLM-2.0 준수 DesignWare 시스템 레벨 라이브러리의 구성 요소를 사용하여 Synopsys & # 39;를 사용하여 상호 연결 가능한 SystemC 기반 가상 플랫폼을 개발, 검증 및 제공합니다. 혁신 자. 결과는 성능 저하없이 모든 SystemC TLM-2.0 호환 시뮬레이터에서 기본적으로 실행될 수 있습니다.


"프리 실리콘 소프트웨어 개발 및 시스템 검증의 효율성을 향상시키는 시스템 레벨 솔루션의 필요성을 인식하고 상호 운용 가능한 모델이 핵심이다" "ESL & amp; 디렉터 인 Takashi Hasegawa는 말했다. 후지쯔 마이크로 일렉트로닉스 (Fujitsu Microelectronics Limited)의 SoC 설계 엔지니어링 사업부 검증 부서. & quot; Synopsys & # 39;에서 제공되는 TLM-2.0 호환 SystemC 모델 DesignWare 시스템 레벨 라이브러리는 가상 플랫폼의 신속한 개발을 가능하게하는 ESL 설계 방법론의 중요한 부분입니다. "


Synopsys & # 39; Innovator는 하드웨어가 사용 가능해지기 몇 달 전에 소프트웨어의 개발 및 통합을 가능하게 해주는 하드웨어의 신속하고 완벽한 기능을 갖춘 시뮬레이션 모델입니다. Synopsys & # 39;에서 개발 된 50 개 이상의 상용 플랫폼 Innovator는 오늘날 임베디드 소프트웨어 개발자들에 의해 사용되고 있습니다. SystemC TLM-2.0 호환 트랜잭션 레벨 모델은 초기 소프트웨어 개발, 하드웨어 / 소프트웨어 공동 설계, 아키텍처 탐색 및 시스템 검증을위한 가상 플랫폼을 구축하는 데 필요한 기본 빌딩 블록입니다. DesignWare System-Level Library는 업계에서 가장 포괄적 인 툴 독립형 표준 기반 TLM 포트폴리오이며이 모델은 모든 SystemC TLM-2.0 호환 시뮬레이터에서 사용할 수 있습니다.


"시뮬레이터 전반의 모델 상호 운용성은 TLM-2.0 모델에서 설계자의 투자를 보호합니다. & quot; OSCI의 Mike Meredith 사장은 말했다. "새로 승인 된 TLM-2.0 표준 기능은 이전에 독점적 인 솔루션에서만 볼 수 있었던 시뮬레이션 성능을 가능하게하고 프리 실리콘 임베디드 소프트웨어 개발을위한 SystemC 기반 가상 플랫폼의 광범위한 채택에 대한 중요한 장애물을 제거했다."


OSCI SystemC TLM-2.0 표준화는 성능, 유연성 및 상호 운용성 향상이라는 주요 사용자 요구 사항을 충족시키는 데 중점을 두었습니다. Synopsys는 고성능 인터페이스 표준의 필요성을 충족시키기 위해 표준 개발에 적극적으로 참여했습니다. 실무 그룹에서의 회사의 노력에는 개념 증명 구현에 대한 개발 작업, 예제 및 부수적 인 자료가 포함되어 있습니다.


"2007 년 ESL 시장 동향 보고서에서 우리는 표준 문제가 해결되면 가상 플랫폼에 대한보다 빠른 성장을 예측했습니다." 게리 스미스 (Gary Smith EDA) 사장 인 게리 스미스 (Gary Smith)는 말했다. "TLM-2.0의 표준화는 가상 프로토 타이핑이 주류 채택으로 들어가고 임베디드 소프트웨어 및 하드웨어 개발을보다 밀접하게 연결하기위한 중요한 장애물을 제거합니다."


Synopsys는 애너하임의 Design Automation Conference (2008 년 6 월 9 일 -12 일, 부스 # 1349)에서 TLM-2.0 준수 DesignWare System-Level Library 및 TLM-2.0 호환 구성 요소 제작 및 구성 요소 가져 오기 기능을 갖춘 혁신 자 가상 플랫폼 개발 도구를 선보일 예정입니다.


"SystemC TLM-2.0 호환 상용 도구 및 라이브러리 제품의 출시는 사용자에게 중요한 이정표가되었으며 우리는 TLM-2.0 준수 도구 및 라이브러리를 최초로 제공 한 것으로 믿습니다." 시높시스 (Synopsys)의 IP 및 서비스 마케팅 담당 수석 코디 존 코터 (John Koeter)는 전했다. "개방성 및 상호 운용성은 SystemC 기반 가상 플랫폼이 독점적 솔루션을 조기 채택함으로써 광범위한 주류 채택으로 나아가는 주요 원인입니다."


DesignWare System-Level Library 및 Synopsys Innovator의 TLM-2.0 호환 버전은 현재 2008 년 3 분기에 출시 될 예정입니다. 자세한 내용은 synopsys / virtualplatform 및 designware / sll을 참조하십시오.


DesignWare IP 정보.


Synopsys는 시스템 온칩 (system-on-chip) 설계를위한 고품질의 실리콘 검증 된 디지털, 혼합 신호 및 검증 IP 포트폴리오를 제공합니다. Synopsys는 USB, PCI Express, SATA, 이더넷 및 DDR과 같은 널리 사용되는 프로토콜을위한 업계에서 가장 포괄적 인 솔루션을 제공합니다. Synopsys는 연결 IP 외에도 SystemC 트랜잭션 레벨 모델을 제공하여 소프트웨어의 신속한 프리 실리콘 개발을위한 가상 플랫폼을 구축합니다. DesignWare IP는 견고한 IP 개발 방법론, 포괄적 인 기술 지원 및 포괄적 인 기술 지원과 결합하면 설계자는 시장 진입 시간을 단축하고 통합 위험을 줄일 수 있습니다. DesignWare IP에 대한 자세한 내용은 synopsys / designware를 참조하십시오.


Synopsys, Inc. (NASDAQ : SNPS)는 전자 설계 자동화 (EDA) 분야의 세계적인 선두 기업으로, 반도체 설계 및 제조에 사용되는 소프트웨어, IP (지적 재산) 및 서비스를 전세계 전자 시장에 공급합니다. Synopsys & # 39; 구현, 검증, IP, 제조 및 FPGA (Field-Programmable Gate Array) 솔루션의 포괄적 인 통합 포트폴리오는 전력 및 생산량 관리, 시스템 대 실리콘 검증 및 타임 투 포인트 (time-to-time) - 결과. 이러한 기술 선도적 인 솔루션은 Synopsys 고객에게 비용 절감과 위험을 줄이면서 최고의 제품을 신속하게 출시 할 수있는 경쟁력을 제공합니다. Synopsys는 캘리포니아 주 마운틴 뷰에 본사를두고 있으며 북미, 유럽, 일본, 아시아 및 인도 전역에 60 개 이상의 지사를두고 있습니다. synopsys /에서 Synopsys online을 방문하십시오.


Synopsys 및 DesignWare는 Synopsys, Inc. 의 등록 상표입니다. SystemC는 Open SystemC Initiative의 상표이며 허가하에 사용됩니다. 이 보도 자료에 언급 된 다른 상표 또는 등록 상표는 해당 소유자의 지적 재산입니다.


자료 제공 : Synopsys, Inc.


연락처 : Synopsys, Inc. 의 Sheryl Gulizia, + 1-650-584-8635,

Comments